成年女人毛片免费观看图片-国产最新av免费观看-高清成人免费在线观看-av天天堂网在线播放

案例&資訊
案例&資訊
主頁 ? 案例&資訊 ? 行業(yè)案例 ? 查看詳情

如何減小SRAM讀寫操作時的串擾

來源: 日期:2020-05-19 10:15:52

靜態(tài)存儲器SRAM是一款不需要刷新電路即能保存它內(nèi)部存儲數(shù)據(jù)的存儲器。在SRAM 存儲陣列的設(shè)計中,經(jīng)常會出現(xiàn)串擾問題發(fā)生。那么要如何減小如何減小SRAM讀寫操作時的串擾,以及提高SRAM的可靠性呢,下面由宇芯電子來簡單介紹。
 
設(shè)計結(jié)果與仿真分析
圖1為脈沖產(chǎn)生電路通過analog Environment的仿真波形圖。當?shù)刂樊a(chǎn)生變化,由于信號經(jīng)過的延遲路徑長短不同而產(chǎn)生了脈沖,當V1脈沖生成時,作為靈敏放大器輸入端電位平衡的控制信號,縮短了預(yù)充時間,大大提高了讀取速度。V2 作為位線預(yù)充電路的控制信號,避免了數(shù)據(jù)讀寫時發(fā)生錯誤。V3和V4作為字線放電電路的控制信號,只有當V3和V4同時為低電平時,字線放電。通過后仿真,我們看到在讀操作時,防串擾結(jié)構(gòu)布局的存儲器平均輸出時間比一般結(jié)構(gòu)的存儲器輸出時間短,可見在速度上,防串擾結(jié)構(gòu)布局的存儲器具有一定的優(yōu)勢。在性能方面,該結(jié)構(gòu)減小了SRAM讀寫操作時存儲陣列中單元之間的串擾,提高了可靠性。
 
 
圖1 脈沖產(chǎn)生電路波形圖
 
sram芯片存儲陣列的設(shè)計中,經(jīng)常會出現(xiàn)串擾問題發(fā)生,只需要利用行地址的變化來生成充電脈沖的電路。仿真結(jié)果表明,該電路功能正確,性能優(yōu)良,減小了讀寫操作時存儲陣列中單元之間的串擾,與其它脈沖電路相比,該電路結(jié)構(gòu)簡單、緊湊,對于嵌入式SRAM 的發(fā)展具有極其重要的現(xiàn)實意義。
 

關(guān)鍵詞:SRAM  SRAM讀寫操作
 
相關(guān)文章:SRAM中的功耗來源